在相同頻譜情況下,5G需要利用波束成形技術(shù)以將多個數(shù)據(jù)流同時傳輸給多個用戶,這也是5G網(wǎng)絡(luò)容量急劇增加的原因。然而,波束成形技術(shù)需要更高計算密度與先進的高速連接(無論片上(on-chip)
4月16日,賽靈思公司宣布,三星電子有限公司將采用賽靈思Versal自適應(yīng)計算加速平臺(ACAP)進行全球5G商用部署。賽靈思VersalACAP提供了一個通用、靈活且可擴展的平臺,能夠滿足多地區(qū)多運營商的需求。
據(jù)悉,VersalACAP是一個高度集成、多核、異構(gòu)的計算平臺,可以運行在5G的核心執(zhí)行復(fù)雜的實時信號處理,包括用于增加網(wǎng)絡(luò)容量的復(fù)雜波束成形技術(shù)。隨著5G基礎(chǔ)設(shè)施需求和行業(yè)規(guī)范一如既往的不斷演進,5G對賽靈思聞名遐邇的自適應(yīng)計算技術(shù)的需求也與日俱增。
在相同頻譜情況下,5G需要利用波束成形技術(shù)以將多個數(shù)據(jù)流同時傳輸給多個用戶,這也是5G網(wǎng)絡(luò)容量急劇增加的原因。然而,波束成形技術(shù)需要更高計算密度與先進的高速連接(無論片上(on-chip)還是片外(off-chip),才能滿足5G的低時延需求。除此之外,不同的系統(tǒng)功能分區(qū)需求和算法實現(xiàn)方案也使得處理性能與計算精度更加廣泛。傳統(tǒng)FPGA面臨的最大挑戰(zhàn)在于,如何在有效應(yīng)對這一需求的同時,還能滿足散熱問題和系統(tǒng)占用空間限制。
VersalACAP能夠在低功耗下提供優(yōu)異的計算密度,以執(zhí)行波束成形算法所需的實時、低時延的信號處理。VersalAICore系列中的AI引擎由平鋪的矢量處理器陣列組成,這一特性使其成為實現(xiàn)所需數(shù)學(xué)運算功能,進而提供高計算密度、先進連接性,以及部署后可重編程與可重配置能力的理想選擇。
首批VersalACAP器件已向早期試用客戶出貨,并將于2020年第四季全面供貨。
關(guān)鍵詞: